PAndy
Guest
Wed Feb 27, 2008 6:08 pm
"J.F." <jfox_xnospamx@poczta.onet.pl> wrote in message
news:vivas3l8142951nde4dn1tv741plek8dl0@4ax.com...
Quote:
DS podnosi cene procka .. a reszty to od lat nie moge zrozumiec.
znacznie mniej niz przyzwoity DAC 8 bitow
Quote:
Chcemy ustawic stala wartosc na wyjsciu np 5/256,
no to co moze sie pojawic z PWM innego niz
1,49*0, 1,49*0, 1,49*0, 1,49*0, 1,50*0
I juz filtr pracuje na dosc malej czestotliwosci.
Przy 253/256 bedzie jeszcze mniejsza, zysk bedzie
w srednich zakresach ..
typowy zegar to powiedzmy 8MHz, 8 bitowy PWM to fmax ok 15kHz,
zakladajac ze potrzebujemy dla dynamiki rzedu 90dB wspolczynnik
nadprobkowania bedzie jakies 16 - 32 - czyli ok 400Hz - calkiem niezle
patrzac z punktu widzenia typowych zastosowan uC.
A jak chcemy szybciej to:
4 - 5 bitow DAC na PWM, multistage DS 6 - 8 rzedu, OSR rzedu 16 - 32
razy, zegar rzedu 24 - 32MHz i pewnikiem daloby sie wycisnac z 130dB
(toretycznie rzecz jasna) dynamiki dla sygnalow audio 48 - 96ksps