RTV forum PL | NewsGroups PL

Błąd przy przypisywaniu zegara LVDS na pinach AB10/AC10 w Xilinx XC4VLX15

FPGA - problem z implementacją ..

NOWY TEMAT

elektroda NewsGroups Forum Index - Elektronika Polska - Błąd przy przypisywaniu zegara LVDS na pinach AB10/AC10 w Xilinx XC4VLX15

MH
Guest

Tue Nov 02, 2010 10:20 pm   



Witam ,

Projektuję dość pogmatwane urządzenie. Nie ważne co to ma czynić. PCB 8-warstw ,
na pokładzie jest Xilinx XC4VLX15-12ff668... PCB projektuję pod Altium Designer
6.7 .. Wszystko idzie "jak po maśle" , aż tu nagle !!! Przypisuję w
"constraintsach" zegarek różnicowy LVDS do dedykowanej GC pary różnicowej na
pinach AB10/AC10. PAR odpisuje : ERROR:Place:395 - The placer failed to place
all IOs. This failure may be caused
by invalid constraints on the IOs

DLACZEGO ?! Przecież AB10/AC10 jest dedykowaną parą LVDS dla Global Clock ??

Macie jakieś wytłumaczenie ?!

MH

--
Wysłano z serwisu OnetNiusy: http://niusy.onet.pl

MH
Guest

Tue Nov 02, 2010 10:28 pm   



Quote:
Witam ,

Projektuję dość pogmatwane urządzenie. Nie ważne co to ma czynić. PCB 8-warstw ,
na pokładzie jest Xilinx XC4VLX15-12ff668...  PCB projektuję pod Altium Designer
6.7 ..  Wszystko idzie "jak po maśle" , aż tu nagle !!!  Przypisuję w
"constraintsach" zegarek różnicowy LVDS do dedykowanej GC pary różnicowej na
pinach AB10/AC10. PAR odpisuje : ERROR:Place:395 - The placer failed to place
all IOs. This failure may be caused
  by invalid constraints on the IOs

DLACZEGO ?!  Przecież AB10/AC10 jest dedykowaną parą LVDS dla Global Clock ??

Macie jakieś wytłumaczenie ?!

MH

--

Jeszcze jedno , zmieniłem parę LVDS na inne piny (AD11/AD12) , implementacja
przechodzi bez problemów !! Wymiękam !!!

MH

--
Wysłano z serwisu OnetNiusy: http://niusy.onet.pl

konieczko
Guest

Tue Nov 02, 2010 10:34 pm   



W dniu 2010-11-02 22:28, MH pisze:
Quote:
Witam ,

Projektuję dość pogmatwane urządzenie. Nie ważne co to ma czynić. PCB 8-warstw ,
na pokładzie jest Xilinx XC4VLX15-12ff668... PCB projektuję pod Altium Designer
6.7 .. Wszystko idzie "jak po maśle" , aż tu nagle !!! Przypisuję w
"constraintsach" zegarek różnicowy LVDS do dedykowanej GC pary różnicowej na
pinach AB10/AC10. PAR odpisuje : ERROR:Place:395 - The placer failed to place
all IOs. This failure may be caused
by invalid constraints on the IOs

DLACZEGO ?! Przecież AB10/AC10 jest dedykowaną parą LVDS dla Global Clock ??

Macie jakieś wytłumaczenie ?!

MH

--

Jeszcze jedno , zmieniłem parę LVDS na inne piny (AD11/AD12) , implementacja
przechodzi bez problemów !! Wymiękam !!!

MH



Altium to wielka zagadka najbardziej niepokoil mnie katastrofalny blad
zanim sie przyzwyczailem. Ten model tak ma poprostu.

elektroda NewsGroups Forum Index - Elektronika Polska - Błąd przy przypisywaniu zegara LVDS na pinach AB10/AC10 w Xilinx XC4VLX15

NOWY TEMAT

Regulamin - Zasady uzytkowania Polityka prywatnosci Kontakt RTV map News map