platformowe gĹupki
Guest
Fri Apr 22, 2016 6:45 pm
ile wykonują się instrukcje w atmega32 taktowanym 16MHz?
jest to gdzieś opisane w jakimś pdfie? może mnie Ktoś nakierować?
potrzeba mi informacji ile wykonuje sie dana komenda (asm)...
Sebastian BiaĹy
Guest
Fri Apr 22, 2016 7:27 pm
On 2016-04-22 20:45, platformowe głupki wrote:
Quote:
ile wykonują się instrukcje w atmega32
W niedostępnej częsci internetu pochowane są takie oto tajne pdfy:
http://www.atmel.com/images/atmel-0856-avr-instruction-set-manual.pdf
platformowe gĹupki
Guest
Sat Apr 23, 2016 8:14 am
"de fakto"
a taki zapis 2 clocks dla 16MHz to ile oznacza?
Ghost
Guest
Sat Apr 23, 2016 8:59 am
Użytkownik "platformowe głupki" napisał w wiadomości grup
dyskusyjnych:nffatl$9uj$1@node1.news.atman.pl...
Quote:
"de fakto"
a taki zapis 2 clocks dla 16MHz to ile oznacza?
Ale na terenie Unii Europejskiej?
platformowe gĹupki
Guest
Sat Apr 23, 2016 10:47 am
bardziej według modelu optymalnego [R] politechniki warszawskiej...
Cezar
Guest
Sat Apr 23, 2016 11:11 am
On 23/04/2016 11:47, platformowe głupki wrote:
Quote:
bardziej według modelu optymalnego [R] politechniki warszawskiej...
może najwyższy czas tam się udać?
c.
Sebastian BiaĹy
Guest
Sat Apr 23, 2016 11:53 am
On 2016-04-23 10:14, platformowe głupki wrote:
Quote:
a taki zapis 2 clocks dla 16MHz to ile oznacza?
1 clock zegara jest 1 clock instrukcji. To znaczy że tych rozkazow
zmiesci się 8mln na sekundę.
platformowe gĹupki
Guest
Sat Apr 23, 2016 2:07 pm
a co ja prosty chłopak z pisowskiej wsi miałbym robić w tej kuźni
europejskich ekspertów?
platformowe gĹupki
Guest
Sat Apr 23, 2016 2:08 pm
no to pytanie zasadnicze:
jest DMA - dane pojawiają się co 7us
czy ATmega 16MHz podoła programowo temu zadaniu?
Jakub Rakus
Guest
Sat Apr 23, 2016 2:17 pm
W dniu 23.04.2016 o 16:08, platformowe głupki pisze:
Quote:
no to pytanie zasadnicze:
jest DMA - dane pojawiają się co 7us
czy ATmega 16MHz podoła programowo temu zadaniu?
Pokaż mi ATmegę z DMA, bo chyba coś przeoczyłem przez ostatnie
kilkanaście lat.
--
Pozdrawiam
Jakub Rakus
platformowe gĹupki
Guest
Sat Apr 23, 2016 2:45 pm
napisałem przecież programowo...
problem jest taki, że zjebałem chyba płytkę na którą wydałem kupę kasy,
DMA zrobiłem tak, że po DMARQ dałem impuls na DMACK który się kończy
przed zapisem/odczytem sygnałami RD/WR
zrobiłem tak, bo jakoś nie mogłem namierzyć jak to DMA działa...
później gdzieś (już nie pomnę gdzie) znalazłem, że RD/WR występują w
trakcie trwania DMACK...
co Panowie o tym myślą? nie wiem czy jest sens się bawić w poprawianie,
czy zrobić od nowa nową płytkę z ATmegą od razu...
Sebastian BiaĹy
Guest
Sat Apr 23, 2016 3:00 pm
On 2016-04-23 16:08, platformowe głupki wrote:
Quote:
no to pytanie zasadnicze:
jest DMA - dane pojawiają się co 7us
czy ATmega 16MHz podoła programowo temu zadaniu?
To tylko 142kHz. Czyli jest jakieś 100 cykli na każdą daną. Wieczność.
PcmOl
Guest
Sun Apr 24, 2016 10:46 am
"platformowe głupki" <NOSPAMtestowanije@go2.pl> wrote in message
news:nffvir$v2n$1@node1.news.atman.pl...
Quote:
a co ja prosty chłopak z pisowskiej wsi miałbym robić w tej kuźni europejskich
ekspertów?
Dobrą zmianę.